3チャネルCCD/CIS ADC

WM8196は、16ビットのアナログ・フロントエンド/デジタイザICで、CCDセンサーまたは密着型イメージ・センサー(CIS)からのアナログ出力信号を、最大ピクセル・サンプル・レート12 MSPSで処理、デジタル化します。このデバイスは、3つの独立したアナログ信号処理チャネルを備えます。各チャネルは、リセット・レベル・クランプ、相関2重サンプリング、プログラム可能なゲインおよびオフセット調節機能を備えます。3つのマルチプレクサにより、シングル・チャネル処理が可能です。これらの各チャネルからの出力は、単一の高速16ビット・アナログ・デジタル・コンバータへと時分割多重化されます。デジタル出力データは、8、7、または4ビット幅の多重化された形式で出力されます。内部基準レベルの生成用に、4ビットの内部DACを備えています。このDACは、CDS時のCIS信号の参照、またはリセット・レベル・クランプ時のCCD信号のクランプに使用できます。外部基準レベルも使用できます。ADC基準は内部で生成され、デバイスの性能を最大限引き出します。WM8196のアナログ電源電圧は5 V、デジタル・インターフェース電源電圧は5 Vまたは3.3 Vで、単一5 V電源動作時の消費電力は330 mW(代表値)です。

テクノロジー

画像A/Dコンバータ

特長

  • 16ビット分解能のADC
  • 変換レート12 MSPS
  • 低電力 - 320 mW(代表値)
  • 5 Vの単一電源または5 V/3.3 Vデュアル電源動作
  • シングルまたは3チャネル動作
  • 相関2重サンプリング
  • プログラマブル・ゲイン(8ビット分解能)
  • プログラマブル・オフセット(8ビット分解能)
  • プログラム可能なクランプ電圧
  • 8または4ビット幅の多重化されたデータ出力フォーマット
  • 内部生成の電圧リファレンス
  • 28ピンSSOPパッケージ
  • シリアル制御インターフェース

パラメトリック仕様

分解能(ビット) 16
速度(MSPS) 12
入力PGA(ビット) 8
出力フォーマット CMOS: 8+8 4x4
電源(V) 4.8~5.2
消費電力(mW) 300
パッケージ 28 SSOP

技術文書

WM8196製品データシート

2008 年 10 月 1 日、v4.6:469 Kb

設計リソース

WAN_0176 A.C. 結合コンデンサ選択

2005 年 12 月 1 日、WAN0176 rev 1.0 :85 Kb

詳細

包括的なソリューション